YADRO — российская технологическая компания, созданная в 2014 году и объединяющая направления разработки и производства вычислительных платформ, систем обработки и хранения данных, телекоммуникационного и сетевого оборудования, персональных и «умных» устройств, микропроцессорных ядер и fabless-разработку микропроцессоров. R&D‑центры расположены в Москве, Санкт‑Петербурге, Екатеринбурге, Нижнем Новгороде и Минске, есть собственное производство в Московской области и инновационное производство полного цикла ФАБ Дубна.
-
Забота о здоровье
Расширенная программа ДМС, телемедицина и поддержка членов семьи.
-
Возможность удаленной работы
Гибкий график и возможность работать из удобного места.
-
Поддержка в личных вопросах
Бесплатные консультации юристов, психологов и других специалистов.
-
Постоянное обучение
Курсы, языковые занятия, онлайн-библиотеки и профессиональное обучение.
-
Скидки для сотрудников
Эксклюзивные скидки и предложения от партнеров.
-
Referral program
Программа бонусов за успешные рекомендации кандидатов.
-
Поддержка инноваций
Премии за регистрацию патентов, создание результатов интеллектуальной деятельности.
-
Дополнительные выходные
Возможность взять дополнительный день отдыха в квартал для восстановления сил.
-
Поддержка творчества и спорта
Мероприятия и компенсации расходов на спорт и творчество.
Мы ищем талантливых инженеров по верификации, которые готовы присоединиться к команде модульной верификации модемного IP для цифровых модемов и систем связи.
Чем предстоит заниматься:
- Разработка верификационных планов;
- Разработка тестовых окружений с использованием UVM;
- Разработка тестовых сценариев и тестов с использованием UVM;
- Верификация IP-блоков различного уровня сложности, включая ответственность за подготовку, запуск тестов и тестовое покрытие;
- Взаимодействие с командами ASIC архитектуры, проектирования и программной разработки.
Что мы требуем от будущего члена команды:
- Опыт работы в сфере верификации от 1-го года;
- Знание цифровой схемотехники и булевой алгебры;
- Практическое использование несинтезируемого подмножества SystemVerilog;
- Практическое использование UVM;
- Практическое использование Python или Make;
- Практическое использование Git;
- Понимание пирамиды тестирования;
- Знание английского языка на уровне чтения технической документации и ведения переписки на технические темы.
Будет плюсом:
- Практическое использование CLI Linux;
- Использование формальной верификации;
- Умение работать с FPGA;
- Знание языков программирования С/С++;
- Опыт использования симулятора Questasim, Xcellium или VCS;
- Знание ABMA интерфейсов (AXI, AXI-Lite, AXI-Stream);
- Знания в области цифровой обработки сигналов;
- Опыт работы с cocotb;
- Опыт работы с Matlab/Simulink или Octave;
- Опыт работы с Jenkins или Gitlab CI;
- Опыт работы с Jira и Confluence.
Ключевые навыки
- UVM
- System Verilog
- Verilog
- Cadence Xcellium
- DPI
- Formal property verification
- Jasper Gold
- Synopsys Verdu
- AMBA VIP
- AXI
- Python
- cocotb
- PyUVM